Assalamualikum
wr.wb
hello
untuk para pembaca sekalian disini saya akan menulikan atau menjelaskan tentang
counter up - down dan Register geser seri dan geser pararel.
pertama
saya akan menjelaskan tentang counter up - down
1. Up/Down
Counter adalah pengembangan dari synchronous
counter yang menggabungkan fungsi up counter dan down counter dalam
satu rangkaian dengan suatu kontrol untuk menentukan proses counting yang
dilakukan.
Jenis-jenis
counter menurut susunan rangkaian
Syncronous
counter
Pada
syncronous counter clock dilakukan secara serempak
Asyncronous
counter
Pada
asyncronous counter clock diperoleh dari output pada rangkaian sebelumnya
Counter
ini dapat kita dibuat dengan menggunakan
d flip-flop maupun jk flip-flop.
Nah
yang selanjut nya saya akan menjelaskan tentang register seri dan register
pararel.
2.
. Register seri
Register seri adalah sebuah register dimana proses penyimpanan datanya dapat dilakukan secara serial.
Penyimpanan data secara seri dilakukan dengan memasukkan data per bit, misalnya dari
FF paling kiri digeser per bit ke kanan sampai semua FF terisi. Penyimpanan seperti ini
dinamakan "penyimpanan data geser kanan". Penggeseran data ini dikendalikan melalui
sinyal clock.
Register seri adalah sebuah register dimana proses penyimpanan datanya dapat dilakukan secara serial.
Penyimpanan data secara seri dilakukan dengan memasukkan data per bit, misalnya dari
FF paling kiri digeser per bit ke kanan sampai semua FF terisi. Penyimpanan seperti ini
dinamakan "penyimpanan data geser kanan". Penggeseran data ini dikendalikan melalui
sinyal clock.
Sedangkan Register pararel Penyimpanan data
secara paralel dapat dipahami sebagai pemasukan data D3, D2, D1, dan D0
berturut-turut ke FF dengan keluaran berturut-turut Q3, Q2, Q1, dan Q0,
secara serentak atau bersamaan (lihat gambar 6.3).Misalkan FF
data yang digunakan dalam rangkaian ini
akan mengambil data ketika sinyal clock
berubah menjadi tinggi dan selama sinyal
clock bernilai tinggi. Pada saat sinyal
clock bernilai rendah, keluaran FF dalam keadaan
stabil (menahan). Dalam hubungan ini baik
masukan seri maupun clock dapat dipasang
pada nilai rendah,sehingga data masukan
seri tidak mengubah keluaran.
Cara kerja dari rangkaian penyimpan data secara paralel dapat dijelaskan sebagai berikut:
Ketika Kendali Masukan diberi nilai "0", maka keluaran dari gerbang G11, G12, sampai dengan G42, selalu bernilai "1". Ini berarti bahwa sinyal Preset dan sinyal Preclear bernilai "1". Karena Preset dan Preclear dinyatakan aktif rendah, maka FFberfungsi normal. Namun karena clock bernilai nol, maka keluaran FF akan stabil (mempertahankan nilai semula). Dalam keadaan ini data lama ditahan, dan data barutidak boleh masuk.
3.
http://elektronika-dasar.web.id/register-geser-parallel-ke-serial-parallel-to-serial-shift-register/




Tidak ada komentar:
Posting Komentar